Design And Reuse 新闻简报
www.design-reuse-china.com
2022年7月6日

$var->USER_FIRSTNAME
欢迎阅读2022年7月6日的D&R SoC新闻快讯
为您提供最新的SOC社区新闻和信息更新


热点新闻
• 国产IP迎黄金时代 牛芯半导体如何突出国际巨头重围?
• ZAYA及晶心科技携手 提供RISC-V系统可认证的TEE 解决方案
• 国微思尔芯发布自动原型编译软件Player Pro-7,直击大规模芯片设计痛点
Rambus MIPI Controllers
Rambus
• Solutions: CSI-2 & DSI-2 Controller Cores, MIPI Testbench
• ISO 26262 certified & ready versions for automotive
• Industry-leading data rates & high memory throughput
• Flexible, fully-verified design for faster time to market

Discover more at rambus.com >>

代工厂新闻
铸造生态系统
Products
Vidatronic Capless 150mA Power Quencher LDO voltage regulator with ultra low quiescent current (<1uA) for IoT

PCIe™ 6.0 & CXL™ 3.0 验证 IP 解决方案
Avery Design Systems
• PCIe 6.0:根复合体、端点、重定时器及PHY
CXL 2.0/3.0: 1/2/3 设备类型、开关及重定时器
• 支持 PCIe 及 CXL IDE/SPDM
• 提供合规性测试套件和服务
SV/UVM VIP 和 QEMU 虚拟平台协同仿真

设计平台
Products
S2C Prodigy Complete Prototyping Solutions

设计验证新闻
处理器新闻
Products
RivAI High-efficiency real-time scalar RISC-V CPU core

来自Flex Logix的 EFLX® 4K eFPGA:“其他”计算资源

Flex Logix • 为客户 SOC 添加灵活计算源
• 提供比 CPU 更高效的并行处理
• 受益 XFLX™ 专利共享确保最佳 LUT/sqmm
• 适用于信号处理应用

阅读全文 | 了解更多信息 >>

物联网新闻
RISC-V
汽车电子新闻
视频新闻
关于安全
合作企业商业新闻
Products
Kniulink IP Portfolio

商业新闻

Synopsys 56G Ethernet PHY IP in 12FFC
• Optimized for performance, power and area
• Includes one, two, or four full-duplex PAM-4 transceivers (transmit and receive functions)

IP SoC 21 China 回顾


高性能、低功耗、高可靠性DDR接口设计与实现
刘好朋, 技术支持总监, 芯耀辉科技有限公司


主题演讲:面向不断发展的数据中心的新兴计算架构
Raymond Su, 大中华区总经理, Rambus, Inc.


全球半导体创新:从何而来? 坐标何处?
Gabriele Saucier, Dagmara Zielinska, Mark Ma, Design And Reuse


开源IP核—以一款RISC-V开发为例
Bulu XU, Chairman, Shanghai Silicon IP Exchange


HPC 自适应电压方案和功率优化的片内路径裕度分析
Stephen Crosher, Strategic Programs Director, Synopsys SLM


面向蓬勃发展的半导体行业的可扩展 IP 开发
Dr Doug Ridge, Strategic Marketing Manager, Allegro DVT


Imagination 超高算力IP构建自动驾驶计算平台
黄音, Imagination市场及业务发展高级经理, Imagination Technologies Group Ltd.

您需要在D&R注册才能查看具体IP内容。
点此注册 D&R