Design And Reuse 新闻简报
www.design-reuse-china.com
2024年09月24日

$var->USER_FIRSTNAME
欢迎阅读2024年09月24日的D&R SoC新闻快讯
为您提供最新的SOC社区新闻和信息更新


Synopsys
芯片生命周期管理 (SLM) 路径裕度监控 IP:
• 为 SoC 中的功能路径创建时序裕度热图
• 利用模型校准实现最佳 PPA
• 为基于 AVFS/AVS 优化方案提供关键输入

铸造生态系统
Chiplet 解决方案
设计平台
真正经硅验证的 DDR PHY 现已上市!
True Circuits
  • 提供带有 I/O 的硬宏交付,实现精确客户平面图
  • 实现简易关闭时序、集成和测试
  • 支持多种协议及台积电工艺

适用于台积电 7nm 工艺的LPDDR5-6400 PHY >>
了解更多信息 >>


存储器接口
处理器新闻
无线和网络
人工智能新闻
Bluetooth® V6.0 信道探测方案
重塑无线性能
22nm40nm 硅验证的BT 和 BLE RF 收发器 IP
• 实现高精度、低延迟并确保卓越性能
• 蓝牙链路层控制器、SW 堆栈和配置文件
• IP已被业界领先汽车 SOC 许可使用


关于安全
汽车电子新闻
Rambus
Rambus设计峰会隆重登场,
聚焦 AI技术时代

诚邀莅临于10 月 1 日举办的Rambus 设计峰会,深入探讨生成式人工智能所依赖的技术,包括内存管理、高速互连技术以及硬件层面的安全措施
时间: 2024 年 10 月 1 日

立即注册 >>

合作伙伴商业新闻
半导体商业新闻
IP SoC 24 China 回顾


NEOX | GA100: 为 MCU量身定做的行业首款RISC-V GPGPU
王尚元, Director of Product Marketing, AkroStar

互操作性SoC框架:克服PCIe设计验证挑战
刘超群, 高级技术支持工程师, Synopsys, Inc.


適用於物聯網的無線與無電池介面
亚历山大*科瓦列夫斯基, Chief Technical Officer, NTLab

人工智能时代的IP挑战
Dr. Bulu Xu, Vice Director, SSIPEX

40G UCIe PHY for organic substrate standard packages
  • 12.9Tbps/mm, 40Gbps die-to-die connectivity...
  • Supports AMBA AXI, PCIe, CXL...
  • Energy-efficient with low-voltage signaling...
  • Robust with signal monitoring, UCIe compliant...


IP SoC 24 China 回顾


Kalray利用Tessent增强型追踪译码器优化其复杂软件性能
Yifan Li, Tessent Account Technology Manager, Siemens


嵌入式Monitor IP 在硅生命周期管理中起到的关键作用
Alex Yu, 高级技术经理, Synopsys, Inc.


通过RISC-V的虚拟化加速器实现敏捷硬件设计
許梓俊, CTO, ViShare Technology Ltd.


NEOX | GA100: 为 MCU量身定做的行业首款RISC-V GPGPU
Xianggang Kong, Director of Business Development, Think Silicon S.A.


高性能RISC-V及一致性总线IP解决方案
Zhiguo Ge, NoC chief architect, StarFive


在快速增长的 AI 市场中展现 RISC-V 优势
张岩, SiFive 首席现场应用工程师, Sifive, Inc.


保持领先的该曲线与Mobiveil的内存、存储和5G IP解决方案
Ravi Thummarukudy, CEO, Mobiveil Inc.


LPDDR在成熟工艺上的应用
Minlin Fan, OPENEDGES Technology, Inc.

您需要在D&R注册才能查看具体IP内容。
点此注册 D&R