|
|
|
www.design-reuse-china.com |
|

如何验证复杂的RISC-V设计
随着RISC-V处理器开发渐趋成熟,以及SoC和微控制器中RISC-V内核使用量的不断增加,工程团队面临着新的验证挑战。为使RISC-V内核标准化,业界的验证工作均集中在ISA的合规性上。但现在问题似乎演变成,如何随系统的不断发展进行验证?
www.eet-china.com, Aug. 18, 2020 –
随着RISC-V处理器开发渐趋成熟,以及SoC和微控制器中RISC-V内核使用量的不断增加,工程团队面临着新的验证挑战;这些挑战与RISC-V内核本身无关,而与基于RISC-V内核或围绕RISC-V内核的系统有关。可以想象,其验证过程与基于Arm处理器的验证一样,复杂且耗时。
截至目前,为使RISC-V内核标准化,业界的验证工作均集中在ISA的合规性上。但现在问题似乎演变成,如何随系统的不断发展进行验证?
显然,随着内核的增多以及现有外设和定制硬件模块的增多,验证难度也不断增大。


Back