www.design-reuse-china.com
搜索,选择,比较,与提供商进行安全高效的联系
Design & Reuse We Chat
D&R中国官方微信公众号,
关注获取最新IP SOC业界资讯

從雲到端 國際大廠陸續布局 RISC-V 10月重磅登場

台灣RISC-V聯盟將於10月12日以封閉型線上會議方式,聚焦雲端運算與終端AI新趨勢,舉辦2021 RISC-V Taipei Day…

www.eettaiwan.com, Sept. 28, 2021 – 

在5G時代,不少科技大廠為加速大數據處理、提高人工智慧(AI)運算效能,陸續採用以多核混合運算架構開發新晶片,希望能以硬體晶片方式加速人工智慧與高效能運算(HPC)應用,並降低雲端運算消耗能量。

而多核心晶片開發趨勢,讓開源硬體RISC-V處理器架構,從原本的以終端裝置為主的使用情境,進一步提升至雲端運算系統的核心系統當中,包括Google、阿里巴巴、Intel等科技大廠,紛紛將RISC-V處理器架構導入到自家雲端伺服器系統當中,進而提升雲端運算效率,縮短AI運算所需時間,同時減少資料運算能源使用量。

產業大老將齊聚2021 RISC-V Taipei Day線上封閉式會議

由於RISC-V的彈性架構可提供多樣化的雲端與AI運算客製化晶片設計需求,為讓台灣產業了解未來十年運算架構新商機,台灣RISC-V聯盟(RVTA)將於10月12日以封閉型線上會議方式,舉辦2021 RISC-V Taipei Day

會中除了由台灣RISC-V聯盟會長暨力晶科技總經理王其國、SEMI國際半導體產業協會全球行銷長暨台灣區總裁曹世綸擔任開場嘉賓,也隆重邀請RISC-V International理事暨晶心科技董事長林志明、RISC-V International技術長Mark Himelstein、晶心科技總經理蘇泓萌、芯原董事長兼總裁戴偉民、SiFive美國總部資深處長Drew Barbier等,以「見證運算新趨勢的崛起」、「RISC-V架構未來發展之路」、「Accelerating Your SoC with RISC-V」、「打造RISC-V生態,推動異質運算創新」、「SiFive高效能RISC-V晶片設計策略」等議題發表專題演講。

主辦單位也將邀請成功大學電機系教授李順裕,分享RISC-V CNN協同處理器在穿戴式裝置即時癲癇檢測與辨識;並邀請EE Times China主分析師顧正書從MCU生態發展分析RISC-V架構特性,讓與會者更加了解RISC-V架構未來趨勢與實際應用案例。

点击阅读更多

 Back

业务合作

添加产品

供应商免费录入产品信息

点击此处了解更多关于D&R的隐私政策

© 2026 Design And Reuse

版权所有

本网站的任何部分未经Design&Reuse许可,
不得复制,重发, 转载或以其他方式使用。