www.design-reuse-china.com
搜索,选择,比较,与提供商进行安全高效的联系
Design & Reuse We Chat
D&R中国官方微信公众号,
关注获取最新IP SOC业界资讯

新思科技和Ansys联合开发的电压时序签核解决方案获三星采用,助力先进低功耗芯片开发

www.eetrend.com, Apr. 22, 2022 – 三方通过长期合作提供高度集成的技术,确保与芯片实测结果的高度一致性,避免时序故障

新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)近日宣布与Ansys联合开发的电压时序签核解决方案已获三星采用,用以加速开发其具有理想功耗、性能和面积(PPA)的高能效比设计。该联合解决方案集成了包括新思科技PrimeTime®静态时序分析解决方案、新思科技PrimeShield™设计稳定性解决方案、新思科技Tweaker™ ECO收敛解决方案以及Ansys® RedHawk-SC™数字电源完整性签核解决方案在内的黄金签核技术,并提供业界领先的准确性和吞吐量,可节省数周的设计时间。

三星采用该解决方案,成功验证了时序分析与芯片实测结果的高度一致性。三星电子晶圆厂设计技术团队副总裁Sangyun Kim表示:"动态电压降和电源完整性是低功耗设计面临的重大挑战。新思科技联合Ansys开发的全新电压时序签核解决方案显示了与芯片实测结果的高度一致性,在准确评估动态电压降(以下简称为"DVD")对总线-流水线时序路径的影响方面尤其有效。三星计划将该解决方案部署到先进工艺节点的量产设计中,以防止压降导致的芯片时序故障,并尽可能提高设计能效。"

在先进工艺节点下,出现的变异性的可能提升,准确延迟计算难度也在增加,DVD和电源完整性分析变得更具挑战性。另一方面,对于DVD违规的时序的不准确预测会导致分析结果与芯片实际结果产生差异,甚至会引发DVD时序故障一些设计团队利用悲降假设或者设计裕度作为变通方案,但这种方法会导致过度设计、次优能效、PPA损失、以及设计收敛周期拖延。全新的解决方案能够捕捉传统分立流程可能错过的真正设计和芯片时序失效,通过减少DVD和时序的悲观性以避免过度修复。

点击阅读更多

 Back

业务合作

添加产品

供应商免费录入产品信息

点击此处了解更多关于D&R的隐私政策

© 2026 Design And Reuse

版权所有

本网站的任何部分未经Design&Reuse许可,
不得复制,重发, 转载或以其他方式使用。