www.design-reuse-china.com
搜索,选择,比较,与提供商进行安全高效的联系
Design & Reuse We Chat
D&R中国官方微信公众号,
关注获取最新IP SOC业界资讯

SignatureIP 推出新款 iNoCulator NoC 配置工具并提供免费试用

市场上最快的智能 NoC 配置工具市场上最快的智能 NoC 配置工具

www.eetrend.com/, Feb. 02, 2024 – 

下一代 NoC 工具的先驱 SignatureIP 推出了新的 iNoCulator™ NoC 配置工具,客户可免费试用两周。NoC(片上网络)是芯片的主干,为关键处理元件之间提供互连基础设施。SignatureIP 的新工具使用户能够快速找到最佳 NoC 配置,从而降低成本并加快产品上市时间,该公司认为,由于采用了创新的智能算法,它是市场上速度最快的工具。

SignatureIP 首席执行官 Purna Mohanty 解释说:"这种先试后买的方式可以让工程师亲眼看到使用我们的工具设计 NoC 是多么容易,因此我们的口号是 NoC in a SNAP™。我们的整体理念是让工程师能够快速尝试 SoC 架构的不同配置,然后对其进行实时仿真,测量吞吐量和延迟,从而在顶层优化设计。这样,系统架构师在 iNoCulator 中设置目标功耗、性能、面积和时序,就可以创建可能的拓扑结构,并对其进行简单快速的调整,从而找到最佳解决方案。只需告诉工具你想要什么,它就能完成所有繁重的例行工作,而这些工作过去需要熟练的工程师花费很长时间。

除了 "先试后买 "优惠外,客户还可以按年订购许可证,用于对任意数量的设计进行交互式架构探索。它提供了对该工具所有方面的完全访问权限,并可下载最终设计的 RTL,但每次设计下载需付费。在所有阶段,特别是在初始试用期间,SignatureIP 都会提供广泛的支持,帮助客户了解可用的全部功能,从而创建优化的 NoC。

iNoCulator 可通过连接启动器、路由器和端点,对 NoC 拓扑进行交互式白板编辑,并可轻松进行配置。iNoCulator 提供按钮式 RTL 生成功能,目标是 SoC 设计流程或 FPGA 仿真流程。

iNoCulator EDA 工具与处理器无关,因此可用于 Arm® 或 RISC-V 等处理器,并可连接 PCIe、CXL 和人工智能加速等许多其他片上 IP 块。这一功能使设计人员能够创建复杂、高性能的异构 SoC,支持从数据中心加速到边缘人工智能设备等各种应用。

点击阅读更多

 Back

业务合作

添加产品

供应商免费录入产品信息

点击此处了解更多关于D&R的隐私政策

© 2026 Design And Reuse

版权所有

本网站的任何部分未经Design&Reuse许可,
不得复制,重发, 转载或以其他方式使用。