www.design-reuse-china.com
搜索,选择,比较,与提供商进行安全高效的联系
Design & Reuse We Chat
D&R中国官方微信公众号,
关注获取最新IP SOC业界资讯

Perceptia Devices 完成 pPLL03 IP 在 GF22FDX 工艺下的硅片特性测 试,报告正式发布

Aug. 21, 2025 – 

2025 年 8 月 14 日,澳大利亚悉尼 -- Perceptia Devices 公司正式宣布,其专为高性能计算应用设计的低抖动锁相环 IP——pPLL03,现已在 GlobalFoundries 22FDX 工艺平台上顺利完成硅片级特性验证。完整测试报告已向符合资质的客户提供。

pPLL03 是一款紧凑型分数 N 分频锁相环,专为在不同 PVT(工艺、电压、温度)条件下稳定实现极低抖动和可靠 性能而设计。

此次硅片实测结果验证了以下关键性能指标

pPLL03 的实测结果与仿真结果高度一致,有效验证了此款 IP 的成熟度与可靠性,证明其适合集成于高性能数字 信号,混合信号及射频 SoC 中。测试数据同时表明该锁相环针对高性能计算、人工智能加速以及对时序要求严苛 的其它应用场景实现了有效设计优化。

“我们开发 pPLL03 时的核心目标,就是在 GlobalFoundries 22FDX 这样先进工艺节点上,不仅实现 业内领先的超低抖动性能,同时为客户提供高度灵活的集成可能性”Perceptia Devices 首席技术官 Julian Jenkins 称 “我们很高兴看到硅片测试数据有力的证明了我们设计理念和工程方法的可用性。 这款 IP 目前已经准备就绪,随时可以集成量产。”

此次发布的特性验证报告包含详尽的硅片实测数据,内容涵盖相位噪声曲线、抖动统计直方图,PVT 条件扫描结 果和功耗分析等,符合条件客户现可申请获取。

关于 pPLL03

pPLL03 是 Perceptia 推出的低抖动锁相环(PLL)IP。该 PLL 属于 Perceptia 第二代数字 PLL 系列 IP,支持低 功耗分数 N 分频与整数 N 分频工作模式,其输出时钟频率最高可达 4G Hz。目前已在包括 GlobalFoundries 22FDX 在内的多个工艺平台上开放获取。pPLL03 的分数-N 分频模式为系统层面在输入与输出时钟频率之间提供了高度灵 活的搭配供设计人员选择,从而实现最佳性能匹配。

关于 Perceptia Devices

Perceptia Devices 总部位于澳大利亚悉尼,是行业领先的半导体 IP 和设计服务提供商。Perceptia 专注于 高速与超低功耗的混合信号芯片设计,致力于为无线通信、人工智能(AI/ML)、数据转换及混合信号 SoC 等多 领域客户提供时序精准、集成高效的解决方案。凭借深厚的技术积累和灵活的设计能力,Perceptia 在过去 20 余 年中助力客户加速产品开发,实现卓越性能。

如需了解更多产品信息或索取产品数据手册,您可以通过以下方式联系我们:

sales@perceptia.com

www.perceptia.com

 Back

业务合作

广告发布

访问我们的广告选项

添加产品

供应商免费录入产品信息

© 2023 Design And Reuse

版权所有

本网站的任何部分未经Design&Reuse许可,
不得复制,重发, 转载或以其他方式使用。