|
|
|
www.design-reuse-china.com |
|

高性能计算Tenstorrent为RISC-V 插了一面旗
www.eefocus.com, Dec. 12, 2025 –
当RISC-V从轻量级计算领域向高性能计算(HPC)领域拓展时,业界普遍对其发展前景持谨慎观望态度,对其最终能在这一方向走多远并无十足信心。直至Tenstorrent对外公布其高性能CPU TT-Ascalon已正式落地。
早在去年年末,Tenstorrent便向外界透露,计划于今年推出其自主研发的CPU IP核。该IP核基于开源RISC-V指令集架构打造,具备高性能与可扩展性。今年12月4日,在Tenstorrent Blueprint China技术峰会上,Tenstorrent正式宣布TT-Ascalon成功落地,并全面展示了RISC-V在HPC领域的应用潜力。
性能强大
Tenstorrent的团队拥有高性能x86和ARM IP设计的丰富经验,Ascalon证明了他们的实力。该产品拥有超200万行代码,符合RVA23标准,不仅支持Hypervisor、安全功能,还支持最新的RISC-V向量扩展。
在Samsung SF4X工艺节点的加持下,Ascalon能够实现超过2.5 GHz的主频,且采用DFT嵌入式设计。
Ascalon的单核性能表现极为卓越,达到22 SPECint® 2006/GHz,超过2.3 SPECint® 2017/GHz以及3.6 SPECfp® 2017/GHz。同时,它在GCC和LLVM中均已完成优化,无疑是行业内的领先产品。
产品布局
Divyang Agrawal称,RISC-V是Tenstorrent各项工作的根基,深度融入每一个产品,无论是自主研发的核、开源核,还是第三方IP,均有RISC-V的"身影"。
当前,高性能与AI服务器领域对RISC-V技术的需求愈发迫切,Tenstorrent凭借其独特的产品生态,有望为这一领域带来变革。
Divyang Agrawal表示,他们不仅提供Ascalon,还考虑到其与GPU、内存及存储的组合。这些产品在设计之初便充分考虑了不同使用场景,具备高度可配置性。从单核到八核集群,支持共享缓存,可灵活配置高性能向量单元及集群周边组件(如调试与追踪模块)。同时,全面兼容最新PCIe和AXI接口,轻松应对多样化的应用需求。
系统IP作为软件与编程设计交互的桥梁,至关重要。Tenstorrent通过系统IP实现了符合RISC-V标准的应用程序接口,如中断控制器、内存管理单元(IOMMU)等。客户在获取IP构建SoC时,将获得一套完整的解决方案,从而大幅简化开发流程,加速产品上市时间。
芯片可调试(DFD)能力是确保产品稳定性的基石。Tenstorrent在设计中融入了调试、追踪、安全JTAG模式等功能,并提供了全面的芯片工具链和软件团队支持。此外,该公司还提供了丰富的软件开发、支持和配套资料,全方位保障IP能够顺利整合到设计项目中。
明年,Tenstorrent将推出基于RISC-V架构的高性能芯片开发平台Atlantis。该平台性能强劲,能够支持软件开发覆盖多个领域。Divyang Agrawal表示,当前现有RISC-V开发平台对高性能软件开发存在诸多限制,而Atlantis则能让开发者快速获得反馈,有效扩展生态系统。
Alexandria是一款具备安全架构的高性能CPU,其第一代产品主要面向汽车和机器人技术市场。该CPU IP兼容RVA23标准,具备可配置核心数量和二级缓存大小的选项,支持先进RAS架构,并提供ASIL D和ASIL B两种产品选择。
Alexandria配备专为自身优化的STL,并整合至3nm汽车认证技术节点,计划于2026年第三季度发布。初期将推出两款配置:四核搭配4兆字节的ASIL B CPU IP,以及八核搭配12兆字节的ASIL B CPU IP。随后将迅速推出八核、12兆字节的ASIL D和B兼容CPU IP,支持锁定模式或混合模式配置。
Tenstorrent为其IP产品制订了详细的路线图。目前,第一代产品已准备就绪,生态系统也已做好接受询问和部署的准备;第二代产品正在紧锣密鼓地设计中;Alexandria第一代汽车IP将于明年上市,后续还将推出更高性能、优化功耗和面积的产品。



Back