www.design-reuse-china.com
搜索,选择,比较,与提供商进行安全高效的联系
Design & Reuse We Chat
D&R中国官方微信公众号,
关注获取最新IP SOC业界资讯

牛芯PCIe IP进阶:从PCIE 3.0到PCIE 5.0,筑牢芯片互联基石

mp.weixin.qq.com – Apr. 01, 2026 –

作为SoC芯片中连接CPU、GPU、NVMe固态硬盘等核心部件的"数据高速公路",PCI Express(PCIE)接口IP的性能与稳定性,直接决定了整个系统的通信效率。在AI、高性能计算(HPC)和数据中心需求爆发的今天,高速、可靠的I/O互联已成为芯片突围的关键。

牛芯半导体凭借在高速接口领域的深厚技术积累,成功攻克PCIE 3.0到PCIE 5.0的全系列核心技术,形成了完整的解决方案。目前,牛芯PCIE IP已成功获得国内多家知名芯片厂商的采用,部分项目已完成流片验证。

PCIe 5.0 IP:32GT/s速率突破,筑牢算力底座

面对AI大模型训练、高性能计算及下一代数据中心对带宽的极致渴求,PCIe 5.0将传输速率提升至32GT/s,成为突破系统性能瓶颈的关键。牛芯半导体自主研发的PCIe 5.0 IP,采用先进的模拟前端架构与数字信号处理算法,有效克服了信号在高速传输下的损耗与噪声干扰,为高端芯片提供了自主可控的高速互联方案。

牛芯半导体的PCIe 5.0 IP具备扎实的底层技术实力,能够满足高端芯片对高速互联的严苛要求。该IP集成了高性能的时钟数据恢复(CDR)电路,并采用多抽头发送端前馈均衡(FFE)与接收端判决反馈均衡(DFE)技术,构建了完整的链路均衡方案,能够有效提升信道裕量并支持连续性链路均衡,确保数据传输的稳定性。

目前,该IP已基于主流12nm先进工艺节点完成硅验证,插损补偿能力、误码率及各项兼容性指标均满足协议标准,已获得头部芯片客户的采用,正应用于AI算力超节点、数据加速卡、高端SSD主控等旗舰项目中,助力高端算力芯片的性能跃升。

点击阅读更多

 Back

业务合作

添加产品

供应商免费录入产品信息

点击此处了解更多关于D&R的隐私政策

© 2026 Design And Reuse

版权所有

本网站的任何部分未经Design&Reuse许可,
不得复制,重发, 转载或以其他方式使用。