www.design-reuse-china.com
搜索,选择,比较,与提供商进行安全高效的联系
Design & Reuse We Chat
D&R中国官方微信公众号,
关注获取最新IP SOC业界资讯

Menta eFPGA 获 AIST 采用,布局密码学与硬件安全

fpga.eetrend.com – Apr. 24, 2026 –

作者:judy

安全性正成为半导体架构中的核心设计参数,推动产业向自适应、可重构硅器件转型。

法国索菲亚·安提波利斯——2026年4月22日——基于标准单元的嵌入式 FPGA(eFPGA)IP 先驱企业 Menta 今日宣布,其 eFPGA IP 已被日本产业技术综合研究所(AIST)采用于密码学与硬件安全相关项目。

在整个半导体行业中,安全性、韧性以及供应链可信度正成为核心设计参数,推动业界更加关注具备安全性与全生命周期可控能力的硬件架构。

随着安全需求不断演进,半导体系统也必须具备随时间持续适配的能力。在密码学领域,这一点尤为关键,因为算法必须不断演进,以应对新标准、新威胁以及诸如量子计算等未来挑战。

通过将传统 FPGA 架构的灵活性扩展至 ASIC 与 SoC 环境,Menta 基于标准单元的 eFPGA IP 可实现与先进设计流程的原生集成、全面兼容主流晶圆厂生态,并在不牺牲架构完整性的前提下实现流片后的可重构能力。这些特性支持构建可随时间演进的硬件架构,从而在硅层面增强系统的长期完整性与适应能力。

日本仍然是先进半导体研发的重要高地,重点聚焦工业级可靠性、长生命周期系统以及可信基础设施。Menta 也在持续拓展其在日本市场的布局,此前已与 Secafy 等项目展开合作。

Menta 总裁兼首席执行官 Vincent Markus 表示:"安全性已不再只是一个功能特性,而正在成为现代半导体设计的组织原则。如今,系统必须能够应对尚未出现的威胁,这要求一种全新的硅形态——在整个生命周期内都保持可编程、可信赖且高性能。这正是 Menta 所实现的能力。"

更广泛来看,半导体产业正向自适应、软件定义的硬件架构转型。在这一背景下,eFPGA 正逐步成为构建安全且灵活 SoC 设计的关键基础模块。

这一里程碑进一步巩固了 Menta 作为安全关键生态中可信合作伙伴的地位,也彰显了其在全球市场持续增长的势头。

点击阅读更多

 Back

业务合作

添加产品

供应商免费录入产品信息

点击此处了解更多关于D&R的隐私政策

© 2026 Design And Reuse

版权所有

本网站的任何部分未经Design&Reuse许可,
不得复制,重发, 转载或以其他方式使用。