www.design-reuse-china.com
搜索,选择,比较,与提供商进行安全高效的联系
Design & Reuse We Chat
D&R中国官方微信公众号,
关注获取最新IP SOC业界资讯

产品升级!亚科鸿禹推出更大规模验证容量的融合Emulator--HyperSemu2.0!

2024年04月26日,国产数字前端仿真验证EDA工具资深供应商--无锡亚科鸿禹电子有限公司,宣布推出更大规模验证容量的融合硬件仿真加速器--HyperSemu2.0!

www.eetrend.com/, Apr. 26, 2024 – 

时隔一年,HyperSemu积累了更多领域的成功应用、实现了进一步深度国产化、满足了Windows OS等更多验证环境需求,并实现了验证容量方面的大幅突破。HyperSemu2.0为用户提供近2亿门验证容量和稳定高效的系统运行,满足更前沿数字设计更多维验证场景的应用需求。

硬件加速验证技术伴随集成电路设计规模和复杂度的日益提高而诞生并不断发展,以指数级仿真加速等性能优势在前沿设计项目中显著加速开发验证进程,促进下一代芯片提前面市。

亚科鸿禹团队是国内最早从事FPGA原型验证EDA系统研发的企业之一,拥有行业领先的硬件验证EDA工具研发和板级应用经验。在深度研究硬件加速技术和深耕客户实际应用需求的基础上,亚科鸿禹团队率先提出"融合FPGA原型验证和硬件仿真加速功能的一体化硬件验证加速系统"创新产品理念,即基于同一套硬件验证平台,通过不同的软件生态实现双重硬件加速功能,并以"融合便捷、易用高效"为突破点,于2017年推出国内首款桌面级融合硬件仿真加速器产品,实现快捷部署、性能优越、流畅易用、成本友好等多重突破,使得无论是初创企业中小规模的设计还是成熟企业的大规模前沿设计,都能受益于硬件加速验证技术的创新发展。(当前,融合硬件加速验证产品理念已被国内外部分主要数字芯片仿真验证EDA厂商应用,于近两三年内推出初代产品。)

设计领域的发展创新驱动EDA工具的升级迭代,基于500+用户硬件加速验证工程实践,亚科鸿禹团队持续深度创新研发,于2023年5月全新升级发布新一代融合硬件仿真加速器--HyperSemu,实现核心技术完全自主可控,实现编译流程多倍提速、仿真效率指数级提升、多模式应用加速开发等多重创新突破。

时隔一年,HyperSemu积累了更多领域的成功应用,在图像处理、无线通信、5G等领域表现优越,在某IoT项目验证中实现近200倍仿真提速、在某图像视频处理项目验证中实现千余倍仿真提速;适配多款国产FPGA,实现进一步深度国产化;适配多版本Windows操作系统验证环境,满足更多场景验证需求;并实现验证容量方面的大幅突破,推出HyperSemu2.0升级版本!HyperSemu2.0在原有性能优越、流畅易用等高性能、高ROI基础上,为用户提供近2亿门验证容量和稳定高效的系统运行,满足更前沿数字设计更多维验证场景的应用需求。

点击阅读更多

 Back

业务合作

广告发布

访问我们的广告选项

添加产品

供应商免费录入产品信息

© 2023 Design And Reuse

版权所有

本网站的任何部分未经Design&Reuse许可,
不得复制,重发, 转载或以其他方式使用。